测试芯片自动化设计与集成电路成品率提升研究

成品率论文 测试芯片论文 纳米级工艺论文 测试结构论文 自动化设计论文 多项目晶圆论文 模拟退火论文
论文详情
根据国际半导体技术发展蓝图(ITRS),集成电路已经进入“后摩尔”(More than Moore)时代,集成电路制造的工艺尺寸不断减小,国际最先进工艺已经到达28nm以下。随着集成电路工艺尺寸到达纳米级别,集成电路制造工艺越趋复杂,制造工艺缺陷及设计缺陷对成品率的影响越来越大。同时集成电路制造的设计规则也越来越复杂,设计规则数目迅速增加,需要设计成千上万的不同测试结构来检测和分析制造工艺缺陷和各设计规则的成品率缺失。另一方面,随着制造工艺水平的提高,在生产线上制造芯片的费用不断上涨。多项目晶圆(Multi Project Wafer,简称MPW)就是将多个使用相同工艺的集成电路设计放在同一晶圆片上流片,制造完成后,每个设计可以得到数十片芯片样品,这一数量对于原型(Prototype)设计阶段的实验、测试已经足够。而该次制造费用就由所有参加MPW的项目按照芯片面积分摊,成本仅为单独进行原型制造成本的5%-10%,极大地降低了产品开发风险、培养集成电路设计人才的门槛和中小集成电路设计企业在起步时的门槛。如何设计更加合理的布局以减少晶圆切割时对多项目晶圆中芯片的损坏,提高多项目晶圆的成品率,也成为了现代集成电路行业研究的热点之一。本文围绕测试芯片设计及提高集成电路成品率展开了以下几方面研究:1.根据纳米级制造工艺特点以及对成品率数据分析需求,基于制造工艺的通用设计规则,完成了成品率测试所需的各类测试结构的参数化建模,为后续的成品率测试芯片自动化设计奠定了坚实的基础;2.针对测试芯片中测试结构的相似性特点,以及制造工艺设计规则中不同图层的相关性特点,创造性的提出并实现了版图生成器,并基于实验设计(DOE, Design of Experiment)的要求完成了各类测试结构的自动化生成;同时,针对传统Short Flow设计的测试芯片中测试结构直接连接到终端(PAD)的特点,完成对测试结构布局和布线的建模,并实现测试芯片的布局和布线自动化设计,提升了测试芯片设计效率;3.针对先进的可寻址测试芯片设计复杂、测试结构容量更大、对自动化设计要求更高的特点,提出一种模块化可扩展的设计方法,该方法能够极大地减少PAD数目以及传输门器件所占面积,可以实现对测试结构的精确的四端测量,测试结构尺寸和测试阵列规模都具有良好的可扩展性,同时能够发现纳米级集成电路制造工艺的多种缺陷;4.深入分析了切割对多项目晶圆造成的成品率缺失,提出了一种基于模拟退火(SA)算法的多项目晶圆布局规划方法,该方法充分考虑切割对芯片的损耗情况,利用模拟退火算法自动计算出最优布局结果,能够减小切割损耗,提高多项目晶圆的芯片成品率。
致谢第5-6页
摘要第6-8页
Abstract第8-9页
图目录第13-16页
表目录第16-17页
第一章 前言第17-32页
    1.1 引言第17-19页
    1.2 研究背景第19-29页
        1.2.1 集成电路制造工艺流程第19-21页
        1.2.2 集成电路的成本与成品率第21-22页
        1.2.3 成品率缺失第22-25页
        1.2.4 测试芯片设计面临的问题第25-26页
        1.2.5 多项目晶圆及其对成品率的影响第26-28页
        1.2.6 多项目晶圆成品率提升第28-29页
    1.3 研究内容、创新点及论文安排第29-30页
    1.4 论文章节安排第30-32页
第二章 测试芯片的现状、发展趋势与挑战第32-48页
    2.1 测试芯片的角色地位和重要性第32-35页
    2.2 测试芯片的基本结构—测试结构第35-36页
    2.3 测试结构类型及其特点第36-37页
    2.4 测试芯片的现状第37-40页
    2.5 测试芯片的电学测试和标准测试设备第40-41页
    2.6 测试芯片的发展趋势第41-44页
    2.7 测试芯片设计面临的挑战第44-47页
    2.8 本章小结第47-48页
第三章 测试芯片自动化设计建模及自动化工具架构第48-76页
    3.1 测试结构特点分析第48-51页
    3.2 测试结构参数化建模第51-56页
    3.3 测试结构版图生成器第56-65页
        3.3.1 测试结构版图生成器架构第57页
        3.3.2 版图生成器输入参数类型第57-58页
        3.3.3 约束类型及违法约束第58-60页
        3.3.4 版图运算操作类型第60-61页
        3.3.5 实例演示第61-65页
    3.4 自动化设计工具架构及其设计流程第65-67页
    3.5 测试芯片自动化布局、布线第67-72页
        3.5.1 布局布线模型第67-69页
        3.5.2 绕线算法及实现第69-72页
    3.6 版图自动化设计工具实验结果第72-74页
    3.7 测试芯片验证第74-75页
    3.8 本章小结第75-76页
第四章 模块化设计及其在二维测试结构阵列自动化设计中的应用第76-92页
    4.1 引言第76-77页
    4.2 可寻址测试芯片架构第77-79页
    4.3 可寻址测试芯片基本结构第79-80页
    4.4 基本结构模块化建模第80-82页
    4.5 模块化单元的自动化设计第82-83页
    4.6 基于模块化单元的可寻址测试芯片实现第83-87页
    4.7 物理失效分析及工艺缺陷监测实验结果第87-90页
    4.8 本章小结第90-92页
第五章 提升多项目晶圆芯片成品率的布局规划设计第92-118页
    5.1 多项目晶圆第92-94页
    5.2 多项目晶圆中切割对成品率的影响第94-96页
    5.3 多项目晶圆布局规划研究第96-101页
        5.3.1 可切割布局规划的表达方式第97-99页
        5.3.2 可切割布局规划的优化目标第99-100页
        5.3.3 基于模拟退火算法的可切割布局规划设计方法第100-101页
    5.4 多项目晶圆减小切割损耗的布局规划设计第101-107页
        5.4.1 设计流程第102-103页
        5.4.2 切割损坏的认定切割组的引入第103-105页
        5.4.3 总目标方程的确定第105-107页
    5.5 模拟退火算法实现第107-111页
    5.6 多项目晶圆减小切割损耗的布局实现及实验结果第111-116页
    5.7 本章小结第116-118页
第六章 结束语第118-121页
    6.1 论文总结第118-119页
    6.2 今后工作展望第119-121页
附录一、版图生成器中各种版图操作类型第121-133页
参考文献第133-138页
攻读学位期间发表/录用的学术论文第138页
攻读学位期间授权的发明专利第138页
论文购买
论文编号ABS566068,这篇论文共138页
会员购买按0.30元/页下载,共需支付41.4
不是会员,注册会员
会员更优惠充值送钱
直接购买按0.5元/页下载,共需要支付69
只需这篇论文,无需注册!
直接网上支付,方便快捷!
相关论文

点击收藏 | 在线购卡 | 站内搜索 | 网站地图
版权所有 艾博士论文 Copyright(C) All Rights Reserved
版权申明:本文摘要目录由会员***投稿,艾博士论文编辑,如作者需要删除论文目录请通过QQ告知我们,承诺24小时内删除。
联系方式: QQ:277865656