ICCD选通脉冲源的设计与实验研究

ICCD论文 选通脉冲论文 FPGA论文 IODELAY论文
论文详情
摘要第5-6页
Abstract第6-7页
第1章 绪论第10-16页
    1.1 引言第10页
    1.2 课题研究背景及意义第10-11页
    1.3 国内外发展现状第11-14页
        1.3.1 国外发展现状第11-13页
        1.3.2 国内发展现状第13-14页
    1.4 本文研究内容与章节安排第14-16页
        1.4.1 本文主要研究内容第14-15页
        1.4.2 本文章节安排第15-16页
第2章 ICCD选通快门的影响因素及实现方法第16-36页
    2.1 ICCD工作原理概述第16-17页
    2.2 ICCD像增强器光阴极对选通快门的影响研究第17-24页
        2.2.1 光阴极工作机理分析第18-19页
        2.2.2 基于CST的仿真建模分析第19-22页
        2.2.3 实验研究第22-24页
    2.3 ICCD选通脉冲延时实现方式第24-33页
        2.3.1 模拟电路延时第24页
        2.3.2 模拟延时芯片第24-26页
        2.3.3 计数器法延时第26-28页
        2.3.4 存储器法延时第28-29页
        2.3.5 锁相环延时线法第29-31页
        2.3.6 基本延时单元法第31-33页
    2.4 选通脉冲源设计方案讨论第33-34页
    2.5 本章小结第34-36页
第3章 基于FPGA的高精度脉冲延时发生研究第36-54页
    3.1 FPGA介绍第36-40页
        3.1.1 FPGA内部结构及工作原理第36-38页
        3.1.2 FPGA开发工具介绍第38页
        3.1.3 FPGA设计流程第38-40页
    3.2 芯片选型第40页
    3.3 粗延时单元设计第40-44页
        3.3.1 脉冲边沿检测第41-42页
        3.3.2 亚稳态处理第42-43页
        3.3.3 计数器延时状态机设计实现第43-44页
    3.4 细延时单元设计第44-48页
        3.4.1 Xilinx7系列FPGA的Select IO资源第45页
        3.4.2 IODELAY原理及其配置第45-48页
    3.5 通讯模块设计第48-50页
        3.5.1 RS232串口通信介绍第48-49页
        3.5.2 下位机串口通信模块设计与仿真第49-50页
    3.6 时钟管理第50-51页
    3.7 仿真实验结果第51-52页
    3.8 本章小结第52-54页
第4章 数模结合ICCD选通脉冲源的设计与实现第54-62页
    4.1 系统总体架构第54-55页
    4.2 核心控制芯片的选取第55-56页
    4.3 模拟延时模块设计第56-59页
    4.4 脉冲源实验测试第59-60页
    4.5 两种设计的对比分析第60-61页
    4.6 本章小结第61-62页
第5章 总结与展望第62-64页
    5.1 本文工作总结第62页
    5.2 下一步工作的展望第62-64页
参考文献第64-68页
致谢第68-70页
作者简历及攻读学位期间发表的学术论文与研究成果第70页
论文购买
论文编号ABS4635963,这篇论文共70页
会员购买按0.30元/页下载,共需支付21
不是会员,注册会员
会员更优惠充值送钱
直接购买按0.5元/页下载,共需要支付35
只需这篇论文,无需注册!
直接网上支付,方便快捷!
相关论文

点击收藏 | 在线购卡 | 站内搜索 | 网站地图
版权所有 艾博士论文 Copyright(C) All Rights Reserved
版权申明:本文摘要目录由会员***投稿,艾博士论文编辑,如作者需要删除论文目录请通过QQ告知我们,承诺24小时内删除。
联系方式: QQ:277865656